Research Grants




計劃名稱
執行單位
執行期間
狀態
擔任職務
1
抗雜訊高速低功耗展頻時脈產生器(I)
科技部
108-8-109.7
執行中
計劃主持
(824,000NT)
2
具製程溫度電源變異補償之高速低功率展頻時脈產生器
科技部
106.8-107.7
已結案
計劃主持
(807,000NT)
3
具製程溫度電源補償之高速低功率展頻時脈產生器
科技部
105-8-106.7
已結案
計劃主持
(658,000NT)
4
具製程補償之低功率展頻時脈產生器(I)
科技部
104-8-105.7
已結案
計劃主持
(731,000NT)
5
應用於高性能非揮發性跨界記憶體晶片之讀取電路與I/O資料傳輸電路研製
科技部
103.11-104.10
已結案
計劃主持
(646,000NT)
6
國科會
102.5-103.7
已結案
計畫主持
(1,259,000NT)
7
國科會
102.5-103.7
已結案
計畫主持
(1,276,000NT)
8
國科會
101.5-102.4
已結案
計畫主持
(1,304,000NT)
9
國科會
101.5-102.4
已結案
計畫主持
(1,253,000NT)
10
國科會
100.5-101.4
已結案
計畫主持
(1, 030,000NT)
11
國科會
100.5-101.4
已結案
計畫主持
(1,326,000NT)
12
結合感測與致動元件之尿道感染微晶片用於可手持式之尿液檢測
國科會
99.8-100.7
已結案
共同主持
(4,460,000NT)
13
高效能展頻時脈產生器之設計與製作(I)
國科會
99.8-100.10
已結案
計畫主持
(577,000NT)
14
前瞻晶片系統設計人才培育先導型計畫-SOC學程(2/2)
教育部
99.3-100.2
已結案
共同主持
(1,000,000NT)
15
導尿管嵌入式晶片無線傳輸定點照護系統(3/3)
國科會
98.11-99.10
已結案
共同主持
(5,487,000NT)
16
前瞻晶片系統設計人才培育先導型計畫-SOC學程(1/2)
教育部
98.03-99.02
已結案
共同主持
(1,000,000NT)
17
高效能介面電路設計與實現(I)
國科會
98.8-99.7
已結案
計畫主持
(686,000NT)
18
可無線充電之無線生醫遙測系統之研製
台達電
98.4-99.3
已結案
共同主持
(1,000,000NT)
19
教育部
97.11-98.10
已結案
共同主持
(900,000NT)

20
導尿管嵌入式晶片無線傳輸定點照護系統(2/3)
國科會
97.11-98.10
已結案
共同主持
(5,446,000NT)
21
教育部
96.11-98.2
已結案
計畫主持
(900,000NT)

22
高速高解析度脈衝訊號處理之設計與應用(3/3)
國科會
97.8-98.7
已結案
計畫主持
(784,000NT)
23
前瞻晶片系統設計人才培育先導型計畫-SOC學程(2/2)
教育部
97.3-98.2
已結案
共同主持
(2,250,000NT)
24
導尿管嵌入式晶片無線傳輸定點照護系統(1/3)
國科會
96.11-97.10
已結案
共同主持
(5,947,000NT)
25
前瞻晶片系統設計人才培育先導型計畫-SOC學程(1/2)
教育部
96.3-97.2
已結案
共同主持
(2,250,000NT)
26
高速高解析度脈衝訊號處理之設計與應用(2/3)
國科會
95.8-97.7
已結案
計畫主持
(764,000NT)
27
高速高解析度脈衝訊號處理之設計與應用(1/3)
國科會
95.8-96.7
已結案
計畫主持
(715,000NT)
28
中菲經濟國際合作人才培訓
經濟部
95-
已結案
編撰與授課
(750,000NT)
29
超大型積體電路與系統設計人才培育先導型計畫-課程推廣計畫
教育部
95.1 – 95.12
已結案
共同主持
(NT2,500,000)
30
高效能可程式化展頻時脈產生器之設計與研製(2/2)
國科會
94.8 - 95.7
已結案
計畫主持
(NT922,000)
31
超大型積體電路與系統設計人才培育先導型計畫-課程推廣計畫
教育部
94.1 – 94.12
已結案
共同主持
(NT2,500,000)
32
VLSI與系統設計教育改進計劃-ATP辦公室,出版英文教科書
教育部

94.1 - 94.12
已結案
子計畫主持
(NT250,700)
33
VLSI與系統設計教育改進計劃-混合訊號式積體電路設計聯盟
教育部

94.1 – 94.12
已結案
子計畫主持
(NT140,000)
34
VLSI與系統設計教育改進計劃-數位矽智產設計聯盟(奈米電路)
教育部

94.1 - 94.12
已結案
講義編撰
(NT36,800)
35
高效能可程式化展頻時脈產生器之設計與研製(1/2)
國科會
93.8 - 94.7
已結案
計畫主持
(NT781,000)
36
VLSI與系統設計教育改進計劃-種子教師國外培訓計畫
教育部
93.1 - 93.12
已結案
種子教師
(NT200,000)
37
VLSI與系統設計教育改進計劃-推廣課程計劃 (P&L聯盟)
教育部

93.1 - 93.12
已結案
計畫主持
(NT550,000)
38
VLSI與系統設計教育改進計劃-混合訊號式積體電路設計聯盟
教育部

93.1 - 93.12
已結案
子計畫主持
(NT140,000)
39
VLSI與系統設計教育改進計劃-數位矽智產設計聯盟(奈米電路)
教育部

93.1 - 93.12
已結案
講義編撰
(NT125,000)
40
VLSI與系統設計教育改進計劃-ADV聯盟(積體電路之創意設計)
教育部

93.1 - 93.12
已結案
講義編撰

41
Design and Analysis of Deep Submicron Low-Voltage High-Speed IC
國科會
92.8 - 93.7
已結案
計畫主持
(NT735,600)
42
大學科技系所人才培育計畫-「積體電路設計課程教學改善計畫」
教育部
92.8 - 93.7
已結案
計畫主持
(NT1,500,000)
43
Analysis and Robust Design of Memory IC
竹懋科技
92.1 – 93.12
已結案
計畫主持
(NT500,000)
44
High-Bandwidth Transceiver for Wireless Infrared Communication (2/4)
中科院
92.1 – 92.12
已結案
計畫主持
(NT500,000)
45
VLSI與系統設計教育改進計劃-混合訊號式積體電路設計聯盟
教育部

92.1 - 92.12
已結案
子計畫主持
(NT1,000,000)
46
VLSI與系統設計教育改進計劃-數位矽智產設計聯盟
教育部

92.1 - 92.12
已結案
講義編撰
 (NT600,000)
47
VLSI與系統設計教育改進計劃-ADV聯盟(積體電路之創意設計)
教育部

92.1 - 92.12
已結案
講義編撰

48
On-Chip Analog Phenomenon of Multi-GHz SOC and Transceiver Design
國科會
91.8. – 92.7
已結案
計畫主持
NT774,400
49
Advanced CMOS RF Transceiver Design and Implementation
Pericom
(國際合作)
91.1 – 92.3
已結案

計畫主持
(NT1,100,000)
50
微電子學門赴歐訪查
國科會
91.11- 91.12
已結案
計畫主持
(NT139,790)
51
Infrared Readout Circuit and System
中科院
91.1 – 91.12
已結案
計畫主持
(NT468,600)
52
Programmable Mixed-Signal IP Development
傑倫科技
89.12 - 92.5
已結案
計畫主持
53
High-Bandwidth Transceiver for Wireless Infrared Communication (1/4)
中科院
91.1 – 91.12
已結案
計畫主持
(NT500,000)
54
VLSI與系統設計教育改進計劃-混合訊號式積體電路設計聯盟
教育部

91.1 - 91.12
已結案
子計畫主持
(NT1,132,000)
55
VLSI與系統設計教育改進計劃-ADV聯盟(積體電路之創意設計)
教育部

91.1 - 91.12
已結案
講義編撰

56
DSP-Embedded Servo and Intelligent Motion Control IC
國科會
元本電子
90.5 - 91.4
已結案
協同主持
(NT20,000,000)
57
High Efficiency Embedded Memory Design
國科會
90.8. – 91.7
已結案
計畫主持
(NT643,600)
58
Low-Power Embedded Memory for Blue-Tooth IC
力原通訊
90.4–91.6
已結案
計畫主持
(NT750,000)
59
創意力與創意設計師資培育計畫(第二年) -電機工程創造力與創意設計之教學推廣與檢討修訂
教育部
90.7. - 91.6
已結案
協同主持
(NT450,000)
60
Low-Power Techniques for High-Speed SOC
國科會
89.8-90.7
已結案
計畫主持
(NT608,400)
61
Optical Readout Circuit Design and Implementation
中科院
90.1 - 90.12
已結案
協同主持
(NT450,000)
62
第二期VLSI與系統設計教學改進計畫
教育部
90.1-90.12
已結案
計畫主持
(NT1,500,000)
63
Multiple-Valued Logic for SOC Application
輔仁大學
89.9-90.8
已結案
計畫主持
(NT144,000)
64
5High-Speed Multiple-Input Complex Logic
輔仁大學
89.8-90.7
已結案
計畫主持
(NT20,000)
65
創意力與創意設計師資培育計畫 - 電機工程小組教材編撰
教育部
89.4. - 90.6
已結案
協同主持
(NT800,000)
66






Comments